taglinefilesource code
sp_banks290arch/sparc/kernel/setup.cfor(i=0; sp_banks[i].num_bytes != 0; i++)
sp_banks291arch/sparc/kernel/setup.cend_of_phys_memory = sp_banks[i].base_addr +
sp_banks292arch/sparc/kernel/setup.csp_banks[i].num_bytes;
sp_banks296arch/sparc/kernel/setup.cfor(i = 0; sp_banks[i].num_bytes != 0; i++)
sp_banks297arch/sparc/kernel/setup.csum += sp_banks[i].num_bytes;
sp_banks33arch/sparc/mm/fault.cextern struct sparc_phys_banks sp_banks[SPARC_PHYS_BANKS];
sp_banks65arch/sparc/mm/fault.csp_banks[0].base_addr = base_paddr;
sp_banks66arch/sparc/mm/fault.csp_banks[0].num_bytes = bytes;
sp_banks81arch/sparc/mm/fault.csp_banks[i].base_addr = (unsigned long) mlist->start_adr;
sp_banks82arch/sparc/mm/fault.csp_banks[i].num_bytes = mlist->num_bytes;
sp_banks86arch/sparc/mm/fault.csp_banks[i].base_addr = 0xdeadbeef;
sp_banks87arch/sparc/mm/fault.csp_banks[i].num_bytes = 0;
sp_banks92arch/sparc/mm/fault.cfor(i=0; sp_banks[i].num_bytes != 0; i++)
sp_banks93arch/sparc/mm/fault.csp_banks[i].num_bytes &= PAGE_MASK;
sp_banks29arch/sparc/mm/init.cstruct sparc_phys_banks sp_banks[SPARC_PHYS_BANKS];
sp_banks169arch/sparc/mm/init.cfor(tmp2=0; sp_banks[tmp2].num_bytes != 0; tmp2++) {
sp_banks171arch/sparc/mm/init.cunsigned long base = sp_banks[tmp2].base_addr;
sp_banks172arch/sparc/mm/init.cunsigned long limit = base + sp_banks[tmp2].num_bytes;
sp_banks1707arch/sparc/mm/srmmu.cfor(phys_bank = 0; sp_banks[phys_bank].num_bytes != 0; phys_bank++) {
sp_banks1708arch/sparc/mm/srmmu.cif(kbpage >= sp_banks[phys_bank].base_addr &&
sp_banks1710arch/sparc/mm/srmmu.c(sp_banks[phys_bank].base_addr + sp_banks[phys_bank].num_bytes)))
sp_banks1715arch/sparc/mm/srmmu.csrmmu_map[srmmu_bank].pbase = sp_banks[phys_bank].base_addr;
sp_banks1716arch/sparc/mm/srmmu.csrmmu_map[srmmu_bank].size = sp_banks[phys_bank].num_bytes;
sp_banks1717arch/sparc/mm/srmmu.cif(kbpage != sp_banks[phys_bank].base_addr) {
sp_banks1723arch/sparc/mm/srmmu.c(kbpage - sp_banks[phys_bank].base_addr);
sp_banks1743arch/sparc/mm/srmmu.csp_banks[phys_bank].base_addr |= 1;
sp_banks1752arch/sparc/mm/srmmu.cfor(i=0; sp_banks[i].num_bytes != 0; i++)
sp_banks1753arch/sparc/mm/srmmu.cif(!(sp_banks[i].base_addr & 1))
sp_banks1755arch/sparc/mm/srmmu.cif(sp_banks[i].num_bytes == 0)
sp_banks1760arch/sparc/mm/srmmu.csrmmu_map[srmmu_bank].pbase = sp_banks[i].base_addr;
sp_banks1761arch/sparc/mm/srmmu.csrmmu_map[srmmu_bank].size = sp_banks[i].num_bytes;
sp_banks1764arch/sparc/mm/srmmu.cbtg = sp_banks[i].num_bytes;
sp_banks1765arch/sparc/mm/srmmu.cbaddr = sp_banks[i].base_addr;
sp_banks1777arch/sparc/mm/srmmu.csp_banks[i].base_addr |= 1;
sp_banks1783arch/sparc/mm/srmmu.cfor(phys_bank = 0; sp_banks[phys_bank].num_bytes != 0; phys_bank++)
sp_banks1784arch/sparc/mm/srmmu.csp_banks[phys_bank].base_addr &= ~1;
sp_banks1792arch/sparc/mm/srmmu.cfor(i = 0; sp_banks[i].num_bytes != 0; i++) {
sp_banks1795arch/sparc/mm/srmmu.csp_banks[i].base_addr,
sp_banks1796arch/sparc/mm/srmmu.csp_banks[i].num_bytes);
sp_banks36include/asm-sparc/page.hextern struct sparc_phys_banks sp_banks[SPARC_PHYS_BANKS];