taglinefilesource code
EL2H25drivers/net/3c503.h#define E33G_STARTPG  (EL2H+0)  /* Start page, matching EN0_STARTPG */
EL2H26drivers/net/3c503.h#define E33G_STOPPG  (EL2H+1)  /* Stop page, must match EN0_STOPPG */
EL2H27drivers/net/3c503.h#define E33G_DRQCNT  (EL2H+2)  /* DMA burst count */
EL2H28drivers/net/3c503.h#define E33G_IOBASE  (EL2H+3)  /* Read of I/O base jumpers. */
EL2H30drivers/net/3c503.h#define E33G_ROMBASE  (EL2H+4)  /* Read of memory base jumpers. */
EL2H31drivers/net/3c503.h#define E33G_GACFR  (EL2H+5)  /* Config/setup bits for the ASIC GA */
EL2H32drivers/net/3c503.h#define E33G_CNTRL  (EL2H+6)  /* Board's main control register */
EL2H33drivers/net/3c503.h#define E33G_STATUS  (EL2H+7)  /* Status on completions. */
EL2H34drivers/net/3c503.h#define E33G_IDCFR  (EL2H+8)  /* Interrupt/DMA config register */
EL2H36drivers/net/3c503.h#define E33G_DMAAH  (EL2H+9)  /* High byte of DMA address reg */
EL2H37drivers/net/3c503.h#define E33G_DMAAL  (EL2H+10)  /* Low byte of DMA address reg */
EL2H40drivers/net/3c503.h#define E33G_VP2  (EL2H+11)
EL2H41drivers/net/3c503.h#define E33G_VP1  (EL2H+12)
EL2H42drivers/net/3c503.h#define E33G_VP0  (EL2H+13)
EL2H43drivers/net/3c503.h#define E33G_FIFOH  (EL2H+14)  /* FIFO for programmed I/O moves */
EL2H44drivers/net/3c503.h#define E33G_FIFOL  (EL2H+15)  /* ... low byte of above. */