taglinefilesource code
BIT119drivers/net/eth16i.c#define PKT_GOOD               BIT(5)
BIT120drivers/net/eth16i.c#define PKT_GOOD_RMT           BIT(4)
BIT121drivers/net/eth16i.c#define PKT_SHORT              BIT(3)
BIT122drivers/net/eth16i.c#define PKT_ALIGN_ERR          BIT(2)
BIT123drivers/net/eth16i.c#define PKT_CRC_ERR            BIT(1)
BIT124drivers/net/eth16i.c#define PKT_RX_BUF_OVERFLOW    BIT(0)
BIT128drivers/net/eth16i.c#define TX_DONE                BIT(7)
BIT129drivers/net/eth16i.c#define NET_BUSY               BIT(6)
BIT130drivers/net/eth16i.c#define TX_PKT_RCD             BIT(5)
BIT131drivers/net/eth16i.c#define CR_LOST                BIT(4)
BIT132drivers/net/eth16i.c#define COLLISION              BIT(2)
BIT133drivers/net/eth16i.c#define COLLISIONS_16          BIT(1)
BIT137drivers/net/eth16i.c#define RX_PKT                 BIT(7)  /* Packet received */
BIT138drivers/net/eth16i.c#define BUS_RD_ERR             BIT(6)
BIT139drivers/net/eth16i.c#define SHORT_PKT_ERR          BIT(3)
BIT140drivers/net/eth16i.c#define ALIGN_ERR              BIT(2)
BIT141drivers/net/eth16i.c#define CRC_ERR                BIT(1)
BIT142drivers/net/eth16i.c#define RX_BUF_OVERFLOW        BIT(0)
BIT146drivers/net/eth16i.c#define TX_INTR_DONE           BIT(7)
BIT147drivers/net/eth16i.c#define TX_INTR_COL            BIT(2)
BIT148drivers/net/eth16i.c#define TX_INTR_16_COL         BIT(1)
BIT152drivers/net/eth16i.c#define RX_INTR_RECEIVE        BIT(7)
BIT153drivers/net/eth16i.c#define RX_INTR_SHORT_PKT      BIT(3)
BIT154drivers/net/eth16i.c#define RX_INTR_CRC_ERR        BIT(1)
BIT155drivers/net/eth16i.c#define RX_INTR_BUF_OVERFLOW   BIT(0)
BIT159drivers/net/eth16i.c#define LOOPBACK_CONTROL       BIT(1)
BIT160drivers/net/eth16i.c#define CONTROL_OUTPUT         BIT(2)
BIT164drivers/net/eth16i.c#define RX_BUFFER_EMPTY        BIT(6)
BIT165drivers/net/eth16i.c#define ACCEPT_BAD_PACKETS     BIT(5)
BIT166drivers/net/eth16i.c#define RECEIVE_SHORT_ADDR     BIT(4)
BIT167drivers/net/eth16i.c#define ACCEPT_SHORT_PACKETS   BIT(3)
BIT168drivers/net/eth16i.c#define REMOTE_RESET           BIT(2)
BIT170drivers/net/eth16i.c#define ADDRESS_FILTER_MODE    BIT(1) | BIT(0)
BIT178drivers/net/eth16i.c#define DLC_EN                 BIT(7)
BIT179drivers/net/eth16i.c#define SRAM_CYCLE_TIME_100NS  BIT(6)
BIT180drivers/net/eth16i.c#define SYSTEM_BUS_WIDTH_8     BIT(5)       /* 1 = 8bit, 0 = 16bit */
BIT181drivers/net/eth16i.c#define BUFFER_WIDTH_8         BIT(4)       /* 1 = 8bit, 0 = 16bit */
BIT182drivers/net/eth16i.c#define TBS1                   BIT(3)       
BIT183drivers/net/eth16i.c#define TBS0                   BIT(2)
BIT184drivers/net/eth16i.c#define BS1                    BIT(1)       /* 00=8kb,  01=16kb  */
BIT185drivers/net/eth16i.c#define BS0                    BIT(0)       /* 10=32kb, 11=64kb  */
BIT197drivers/net/eth16i.c#define POWERUP                BIT(5)
BIT202drivers/net/eth16i.c#define TX_START               BIT(7)       /* Rest of register bit indicate*/
BIT225drivers/net/eth16i.c#define IO_BASE_UNLOCK         BIT(7)
BIT226drivers/net/eth16i.c#define LOWER_SQUELCH_TRESH    BIT(6)
BIT227drivers/net/eth16i.c#define LINK_TEST_DISABLE      BIT(5)
BIT228drivers/net/eth16i.c#define AUI_SELECT             BIT(4)
BIT229drivers/net/eth16i.c#define DIS_AUTO_PORT_SEL      BIT(3)
BIT233drivers/net/eth16i.c#define SKIP_RECEIVE_PACKET    BIT(2)
BIT234drivers/net/eth16i.c#define FILTER_SELF_RECEIVE    BIT(0)
BIT412drivers/net/eth16i.cBITSET(ioaddr + CONFIG_REG_0, BIT(7));  /* This will disable the data link */
BIT32include/asm-ppc/bitops.hmask = BIT(nr);
BIT49include/asm-ppc/bitops.hmask = BIT(nr);
BIT64include/asm-ppc/bitops.hmask = BIT(nr);
BIT78include/asm-ppc/bitops.hmask = BIT(nr);